基于BIT设计的电子设备验证平台
DOI:
CSTR:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

基金项目:


Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    机内测试(BIT)是应用于复杂电子系统中非常重要的一种自测试手段,是测试性设计实现的重要保证。嵌入式测试能力的好坏直接关系到系统或设备内部检测和隔离故障的能力优劣。针对电子设备中BIT与功能设计脱节、测试总线资源不足、电子设备难以直接嵌入测试等难题,本文提出基于BIT设计的电子设备验证平台的构建方案,并结合典型案例实物进行BIT设计和电子设备验证平台的搭建,对典型案例实物完成了测试性分析、BIT设计、故障注入系统的设计、综合诊断和性能验证,从而提高电子设备的可测试性和维修性、简化测试和维修设备、提高测试和维修效率、为电子设备的综合诊断和健康管理提供案例性能验证支撑。

    Abstract:

    参考文献
    相似文献
    引证文献
引用本文

靳为东,赵杰.基于BIT设计的电子设备验证平台[J].科研仪器案例成果数据库,2023,(0).

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2024-09-24
  • 出版日期:
文章二维码